Beskrivning
MachXO2-familjen av ultralåg effekt, direktaktiverade, icke-flyktiga PLD:er har sex enheter med densiteter från 256 till 6864 Look-Up Tables (LUTs).Förutom LUT-baserad, lågkostnadsprogrammerbar logik har dessa enheter Embedded Block RAM (EBR), Distributed RAM, User Flash Memory (UFM), Phase Locked Loops (PLLs), förkonstruerat källsynkront I/O-stöd, avancerat konfigurationsstöd inklusive dual-boot-kapacitet och härdade versioner av vanliga funktioner som SPI-kontroller, I2 C-kontroller och timer/räknare.Dessa funktioner gör att dessa enheter kan användas i lågkostnads-, högvolymkonsument- och systemapplikationer.MachXO2-enheterna är designade på en 65 nm icke-flyktig lågeffektprocess.Enhetsarkitekturen har flera funktioner såsom programmerbara lågsvingsdifferential I/O och möjligheten att stänga av I/O-banker, on-chip PLL:er och oscillatorer dynamiskt.Dessa funktioner hjälper till att hantera statisk och dynamisk strömförbrukning vilket resulterar i låg statisk ström för alla familjemedlemmar.MachXO2-enheterna finns i två versioner – enheter med ultralåg effekt (ZE) och högpresterande (HC och HE).De ultralågeffektenheterna erbjuds i tre hastighetsgrader –1, –2 och –3, där –3 är den snabbaste.På samma sätt erbjuds högpresterande enheter i tre hastighetsklasser: –4, –5 och –6, där –6 är den snabbaste.HC-enheter har en intern linjär spänningsregulator som stöder extern VCC-matningsspänning på 3,3 V eller 2,5 V. ZE- och HE-enheter accepterar endast 1,2 V som extern VCC-matningsspänning.Med undantag för strömförsörjningsspänningen är alla tre typerna av enheter (ZE, HC och HE) funktionellt kompatibla och stiftkompatibla med varandra.MachXO2 PLD:erna finns tillgängliga i ett brett utbud av avancerade halogenfria paket, allt från utrymmesbesparande 2,5 mm x 2,5 mm WLCSP till 23 mm x 23 mm fpBGA.MachXO2-enheter stöder densitetsmigrering inom samma paket.Tabell 1-1 visar LUT-densiteter, paket och I/O-alternativ, tillsammans med andra nyckelparametrar.Den förkonstruerade källsynkrona logiken som är implementerad i MachXO2-enhetsfamiljen stöder ett brett utbud av gränssnittsstandarder, inklusive LPDDR, DDR, DDR2 och 7:1-växling för skärm I/O.
| Specifikationer: | |
| Attribut | Värde |
| Kategori | Integrerade kretsar (IC) |
| Inbäddad - FPGA (Field Programmable Gate Array) | |
| Mfr | Lattice Semiconductor Corporation |
| Serier | MachXO2 |
| Paket | Bricka |
| Delstatus | Aktiva |
| Antal LAB/CLB | 160 |
| Antal logiska element/celler | 1280 |
| Totalt RAM-bitar | 65536 |
| Antal I/O | 107 |
| Spänning - Matning | 2,375V ~ 3,465V |
| Monteringstyp | Ytmontering |
| Driftstemperatur | -40°C ~ 100°C (TJ) |
| Paket/fodral | 144-LQFP |
| Leverantörsenhetspaket | 144-TQFP (20x20) |
| Basproduktnummer | LCMXO2-1200 |